为了账号安全,请及时绑定邮箱和手机立即绑定

请问如何解决10进制直接与二进制相成乘的问题?

请问如何解决10进制直接与二进制相成乘的问题?

叮当猫咪 2023-04-08 14:10:18
首先我定义signal DUTY:std_logic_vector(7 downto 0);为8进制信号,想实现以下功能扩大1.6倍,DUTY<=16/10*DUTY;但是这样表达会出现以下错误提示,请问如何解决10进制直接与二进制相成乘的问题?补充:我已添加数学运算库文件use ieee.std_logic_arith.all;错误提示如下:Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""*"" -- found 0 possible definitions除法也有同样的问题:Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""/"" -- found 0 possible definitions
查看完整描述

2 回答

?
缥缈止盈

TA贡献2041条经验 获得超4个赞

会产生小数诶,没有这样乘的,你把小数再传递给DUTY的话,就不是(7 downto 0)这个范围了。要么你就把DUTY定义为整数类型,计算后再转换成二进制。

查看完整回答
反对 回复 2023-04-11
?
阿波罗的战车

TA贡献1862条经验 获得超6个赞

VHDL里头不能直接使用乘号除号,必须自己写乘法器或者用现成的乘法器。另外你这个有溢出问题,这个问题你自己想办法吧,关于扩大1.6倍我可以给你个建议,就是用移位和加法来实现。
1.6 约等于 1 + 1/2 + 1/8 - 1/32
通过右移位得到各个数字,然后相加就可以了
这里DUTY一共才8位,所以1/32那一项可以不要了。就是要也会由于精度不够导致这一项一直是0.

查看完整回答
反对 回复 2023-04-11
  • 2 回答
  • 0 关注
  • 110 浏览

添加回答

举报

0/150
提交
取消
意见反馈 帮助中心 APP下载
官方微信